143 lines
6.2 KiB
C
143 lines
6.2 KiB
C
|
#define MICROPY_HW_BOARD_NAME "Seeed ARCH MIX"
|
||
|
#define MICROPY_HW_MCU_NAME "MIMXRT1052DVL5B"
|
||
|
|
||
|
// MIMXRT1050_EVKB has 1 user LED
|
||
|
#define MICROPY_HW_LED1_PIN (pin_GPIO_AD_B0_09)
|
||
|
#define MICROPY_HW_LED2_PIN (pin_GPIO_AD_B0_10)
|
||
|
#define MICROPY_HW_LED3_PIN (pin_GPIO_AD_B0_11)
|
||
|
#define MICROPY_HW_LED_ON(pin) (mp_hal_pin_low(pin))
|
||
|
#define MICROPY_HW_LED_OFF(pin) (mp_hal_pin_high(pin))
|
||
|
|
||
|
#define MICROPY_HW_NUM_PIN_IRQS (4 * 32 + 3)
|
||
|
|
||
|
// Define mapping logical UART # to hardware UART #
|
||
|
// LPUART1 on J3_19/J3_20 -> 1
|
||
|
// LPUART2 on J4_16/J4_17 -> 2
|
||
|
// LPUART3 on J4_06/J4_07 -> 3
|
||
|
// LPUART8 on J4_10/J4_11 -> 4
|
||
|
// LPUART4 on J5_08/J5_12 -> 5
|
||
|
|
||
|
#define MICROPY_HW_UART_NUM (sizeof(uart_index_table) / sizeof(uart_index_table)[0])
|
||
|
#define MICROPY_HW_UART_INDEX { 0, 1, 2, 3, 8, 4 }
|
||
|
|
||
|
#define IOMUX_TABLE_UART \
|
||
|
{ IOMUXC_GPIO_AD_B0_12_LPUART1_TX }, { IOMUXC_GPIO_AD_B0_13_LPUART1_RX }, \
|
||
|
{ IOMUXC_GPIO_AD_B1_02_LPUART2_TX }, { IOMUXC_GPIO_AD_B1_03_LPUART2_RX }, \
|
||
|
{ IOMUXC_GPIO_AD_B1_06_LPUART3_TX }, { IOMUXC_GPIO_AD_B1_07_LPUART3_RX }, \
|
||
|
{ IOMUXC_GPIO_B1_00_LPUART4_TX }, { IOMUXC_GPIO_B1_01_LPUART4_RX }, \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ IOMUXC_GPIO_AD_B1_10_LPUART8_TX }, { IOMUXC_GPIO_AD_B1_11_LPUART8_RX },
|
||
|
|
||
|
#define MICROPY_HW_SPI_INDEX { 3, 4 }
|
||
|
|
||
|
#define IOMUX_TABLE_SPI \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ 0 }, { 0 }, \
|
||
|
{ IOMUXC_GPIO_AD_B1_15_LPSPI3_SCK }, { IOMUXC_GPIO_AD_B1_12_LPSPI3_PCS0 }, \
|
||
|
{ IOMUXC_GPIO_AD_B1_14_LPSPI3_SDO }, { IOMUXC_GPIO_AD_B1_13_LPSPI3_SDI }, \
|
||
|
{ IOMUXC_GPIO_B1_07_LPSPI4_SCK }, { IOMUXC_GPIO_B1_04_LPSPI4_PCS0 }, \
|
||
|
{ IOMUXC_GPIO_B1_06_LPSPI4_SDO }, { IOMUXC_GPIO_B1_05_LPSPI4_SDI },
|
||
|
|
||
|
#define DMA_REQ_SRC_RX { 0, kDmaRequestMuxLPSPI1Rx, kDmaRequestMuxLPSPI2Rx, \
|
||
|
kDmaRequestMuxLPSPI3Rx, kDmaRequestMuxLPSPI4Rx }
|
||
|
|
||
|
#define DMA_REQ_SRC_TX { 0, kDmaRequestMuxLPSPI1Tx, kDmaRequestMuxLPSPI2Tx, \
|
||
|
kDmaRequestMuxLPSPI3Tx, kDmaRequestMuxLPSPI4Tx }
|
||
|
|
||
|
// Define the mapping hardware I2C # to logical I2C #
|
||
|
// SDA/SCL HW-I2C Logical I2C
|
||
|
// J3_17/J3_16 LPI2C1 -> 0
|
||
|
// J4_06/J4_07 LPI2C3 -> 1
|
||
|
// J5_05/J5_04 LPI2C2 -> 2
|
||
|
|
||
|
#define MICROPY_HW_I2C_INDEX { 1, 3, 2 }
|
||
|
|
||
|
#define IOMUX_TABLE_I2C \
|
||
|
{ IOMUXC_GPIO_AD_B1_00_LPI2C1_SCL }, { IOMUXC_GPIO_AD_B1_01_LPI2C1_SDA }, \
|
||
|
{ IOMUXC_GPIO_B0_04_LPI2C2_SCL }, { IOMUXC_GPIO_B0_05_LPI2C2_SDA }, \
|
||
|
{ IOMUXC_GPIO_AD_B1_07_LPI2C3_SCL }, { IOMUXC_GPIO_AD_B1_06_LPI2C3_SDA }
|
||
|
|
||
|
#define USDHC_DUMMY_PIN NULL, 0
|
||
|
|
||
|
#define MICROPY_USDHC1 \
|
||
|
{ \
|
||
|
.cmd = {GPIO_SD_B0_00_USDHC1_CMD}, \
|
||
|
.clk = { GPIO_SD_B0_01_USDHC1_CLK }, \
|
||
|
.cd_b = { GPIO_B1_12_USDHC1_CD_B }, \
|
||
|
.data0 = { GPIO_SD_B0_02_USDHC1_DATA0 }, \
|
||
|
.data1 = { GPIO_SD_B0_03_USDHC1_DATA1 }, \
|
||
|
.data2 = { GPIO_SD_B0_04_USDHC1_DATA2 }, \
|
||
|
.data3 = { GPIO_SD_B0_05_USDHC1_DATA3 }, \
|
||
|
}
|
||
|
|
||
|
// Network definitions
|
||
|
// Transceiver Phy Address & Type
|
||
|
#define ENET_PHY_ADDRESS (1)
|
||
|
#define ENET_PHY LAN8720
|
||
|
#define ENET_PHY_OPS phylan8720_ops
|
||
|
#define ENET_TX_CLK_OUTPUT false
|
||
|
|
||
|
// Etherner PIN definitions
|
||
|
// No reset and interrupt pin by intention
|
||
|
|
||
|
#define IOMUX_TABLE_ENET \
|
||
|
{ IOMUXC_GPIO_B1_04_ENET_RX_DATA00, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_B1_05_ENET_RX_DATA01, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_B1_06_ENET_RX_EN, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_B1_07_ENET_TX_DATA00, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_B1_08_ENET_TX_DATA01, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_B1_09_ENET_TX_EN, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_B1_10_ENET_REF_CLK, 1, 0x71u }, \
|
||
|
{ IOMUXC_GPIO_B1_11_ENET_RX_ER, 0, 0x30E9u }, \
|
||
|
{ IOMUXC_GPIO_EMC_41_ENET_MDIO, 0, 0xB0E9u }, \
|
||
|
{ IOMUXC_GPIO_EMC_40_ENET_MDC, 0, 0xB0E9u },
|
||
|
|
||
|
// --- SEMC --- //
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA00 IOMUXC_GPIO_EMC_00_SEMC_DATA00
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA01 IOMUXC_GPIO_EMC_01_SEMC_DATA01
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA02 IOMUXC_GPIO_EMC_02_SEMC_DATA02
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA03 IOMUXC_GPIO_EMC_03_SEMC_DATA03
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA04 IOMUXC_GPIO_EMC_04_SEMC_DATA04
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA05 IOMUXC_GPIO_EMC_05_SEMC_DATA05
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA06 IOMUXC_GPIO_EMC_06_SEMC_DATA06
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA07 IOMUXC_GPIO_EMC_07_SEMC_DATA07
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA08 IOMUXC_GPIO_EMC_30_SEMC_DATA08
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA09 IOMUXC_GPIO_EMC_31_SEMC_DATA09
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA10 IOMUXC_GPIO_EMC_32_SEMC_DATA10
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA11 IOMUXC_GPIO_EMC_33_SEMC_DATA11
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA12 IOMUXC_GPIO_EMC_34_SEMC_DATA12
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA13 IOMUXC_GPIO_EMC_35_SEMC_DATA13
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA14 IOMUXC_GPIO_EMC_36_SEMC_DATA14
|
||
|
#define MIMXRT_IOMUXC_SEMC_DATA15 IOMUXC_GPIO_EMC_37_SEMC_DATA15
|
||
|
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR00 IOMUXC_GPIO_EMC_09_SEMC_ADDR00
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR01 IOMUXC_GPIO_EMC_10_SEMC_ADDR01
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR02 IOMUXC_GPIO_EMC_11_SEMC_ADDR02
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR03 IOMUXC_GPIO_EMC_12_SEMC_ADDR03
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR04 IOMUXC_GPIO_EMC_13_SEMC_ADDR04
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR05 IOMUXC_GPIO_EMC_14_SEMC_ADDR05
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR06 IOMUXC_GPIO_EMC_15_SEMC_ADDR06
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR07 IOMUXC_GPIO_EMC_16_SEMC_ADDR07
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR08 IOMUXC_GPIO_EMC_17_SEMC_ADDR08
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR09 IOMUXC_GPIO_EMC_18_SEMC_ADDR09
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR10 IOMUXC_GPIO_EMC_23_SEMC_ADDR10
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR11 IOMUXC_GPIO_EMC_19_SEMC_ADDR11
|
||
|
#define MIMXRT_IOMUXC_SEMC_ADDR12 IOMUXC_GPIO_EMC_20_SEMC_ADDR12
|
||
|
|
||
|
#define MIMXRT_IOMUXC_SEMC_BA0 IOMUXC_GPIO_EMC_21_SEMC_BA0
|
||
|
#define MIMXRT_IOMUXC_SEMC_BA1 IOMUXC_GPIO_EMC_22_SEMC_BA1
|
||
|
#define MIMXRT_IOMUXC_SEMC_CAS IOMUXC_GPIO_EMC_24_SEMC_CAS
|
||
|
#define MIMXRT_IOMUXC_SEMC_CKE IOMUXC_GPIO_EMC_27_SEMC_CKE
|
||
|
#define MIMXRT_IOMUXC_SEMC_CLK IOMUXC_GPIO_EMC_26_SEMC_CLK
|
||
|
#define MIMXRT_IOMUXC_SEMC_DM00 IOMUXC_GPIO_EMC_08_SEMC_DM00
|
||
|
#define MIMXRT_IOMUXC_SEMC_DM01 IOMUXC_GPIO_EMC_38_SEMC_DM01
|
||
|
#define MIMXRT_IOMUXC_SEMC_DQS IOMUXC_GPIO_EMC_39_SEMC_DQS
|
||
|
#define MIMXRT_IOMUXC_SEMC_RAS IOMUXC_GPIO_EMC_25_SEMC_RAS
|
||
|
#define MIMXRT_IOMUXC_SEMC_WE IOMUXC_GPIO_EMC_28_SEMC_WE
|
||
|
|
||
|
#define MIMXRT_IOMUXC_SEMC_CS0 IOMUXC_GPIO_EMC_29_SEMC_CS0
|